

مهلت تحویل ساعت ۲۴ روز جمعه ۲۸ مهر

پاسخنامه تمرین یک

## به موارد زیر توجه کنید:

- ۱- حتما نام و شماره دانشجویی خود را روی پاسخنامه بنویسید.
- ۲- کل پاسخ تمرینات را در قالب یک فایل pdf با شماره دانشجویی خود نامگذاری کرده در سامانه CW بارگذاری کنید.
  - ۳- این تمرین ۶۰ نمره دارد که معادل ۶٫۰ نمره از نمره کلی درس است.
  - ۴- در صورت مشاهده هر گونه مشابهت نامتعارف هر دو (یا چند) نفر کل نمره این تمرین را از دست خواهند داد.

۱- (۱۰ نمره) با استفاده از یک مالتی پلکسر چهار به یک و یک تمامافزا (Full adder) و حداقل تعداد گیت پایه (۱۰ نمره) با استفاده از یک مالتی پلکسر چهار به یک و یک تمامافزا (NOT و OR و NOT)، مدار سختافزاری را رسم کنید که عملیات زیر را انجام دهد.

فرض کنید R0 و R1 و R2 سه ثبات یک بیتی و  $R_1$  و  $R_2$  سیگنالهای کنترلی هستند.

 $K_1$ : R0  $\leftarrow$  R2 NAND R0  $K_1' \& K_2$ : R0  $\leftarrow$  R2 XNOR R1  $K_1' \& K_2'$ : R0  $\leftarrow$  R1 + R2' + 1

دقت کنید اگر از بیش از یک مالتی پلکسر و یک تمام افزا استفاده کنید، نمره سوال را از دست خواهید داد.

پاسخ:



۲- (۱۰ نمره) فقط با استفاده از یک جمع کنندهٔ n بیتی و حداقل تعداد مالتی پلکسر دو به یک و گیتهای پایه، مدارِ سختافزاری را رسم کنید که عملیات زیر را انجام دهد. فرض کنید T1 و T2 همزمان یک نمی شوند.

y.T<sub>1</sub>: R2  $\leftarrow$  R1, R1  $\leftarrow$  R2+R1

 $y'.T_1: R1 \leftarrow R2, R2 \leftarrow 0$ 

y.T<sub>2</sub>: R1  $\leftarrow$  R2+1

## پاسخ: این سوال را می توان به راههای مختلف حل کرد، از جمله با یکی از دو روش زیر:





۳- (۱۰ نمره) توصیف RTL زیر را در نظر بگیرید.

```
R1 \leftarrow R1 XOR R2, R2 \leftarrow R1 + R2
R2 \leftarrow R1, R1 \leftarrow R2 AND R1
R3 \leftarrow R2 + R1, R2 \leftarrow R1 - R3
R2 \leftarrow R3, R1 \leftarrow R2, R3 \leftarrow R1 - R2
```

فرض کنید همهٔ ثباتها چهار بیتی هستند و مقدار اولیهٔ دو ثبات R1 و R2 به ترتیب 0111 و 1010 باشد. مقدار اولیهٔ دو ثبات R3 را طوری تعیین کنید که در نهایت R3>R1 و R1 حداکثر مقدار ممکن را داشته باشد. پس از تعیین مقدار R3، مقادیر هر سه ثبات را پس از اجرای هر خط از عملیات مشخص کنید. (نمایش اعداد را مکمل دو در نظر بگیرید.)

پاسخ:

مقدار اولیه R3 را x در نظر بگیرید. در این صورت مقادیر پس از هر عملیات به شکل زیر خواهد شد:

```
R1 = 1101, R2 = 0001, R3 = x
R1 = 0001, R2 = 1101, R3 = x
R1 = 0001, R2 = 1-x, R3 = 1110
R1 = 1-x, R2 = 1110, R3 = x
```

حال باید داشته باشیم:

$$x > 1 - x \Rightarrow 2x > 1 \Rightarrow x > \frac{1}{2}$$

بنابراین، برای اینکه R1 حداکثر مقدار خود را داشته باشد باید x=1 انتخاب شود.

مقدار هر ثبات بعد از اجرای هر خط از عملیات به این ترتیب است:

```
R1 = 1101, R2 = 0001, R3 = 0001
R1 = 0001, R2 = 1101, R3 = 0001
R1 = 0001, R2 = 0000, R3 = 1110
R1 = 0000, R2 = 1110, R3 = 0001
```

۴– (۱۵ نمره) توصیف RTL مدار زیر را بنویسید و سپس دستوراتی را بنویسید که x و y را جمع کند و نتیجه را در x قرار دهد. x تا x سیگنالهای کنترلی و x برای ورودی دادن به مدار استفاده می شود.



پاسخ:

کد RTL به صورت زیر است.

 $k'_1k'_2$ : R2  $\leftarrow$  IN  $k'_1k_2k'_3$ : R1  $\leftarrow$  R0 + R2  $k'_1k_2k_3$ : R1  $\leftarrow$  R2

 $k_1k'_2$ : R0  $\leftarrow$  R1  $k_1k_2$ : R0  $\leftarrow$  R2

اجرا x + y و قرار دادن نتیجه در R0 به صورت زیر است.

 $R2 \leftarrow x$   $R0 \leftarrow R2$   $R2 \leftarrow y$   $R1 \leftarrow R0 + R2$   $R0 \leftarrow R1$ 

۵- (۱۵ نمره) با استفاده از یک جمع کنندهٔ n بیتی و کمترین تعداد مالتی پلکسر و گیت پایه، مداری رسم کنید که عملیات زیر را انجام دهد. فرض کنید ثباتها همه n بیتی هستند.

برای شیفت دادن نیازی نیست کار خاصی انجام دهید، کافی است از Ri <<1 به عنوان ورودی گیتها استفاده کنید.

| <b>S2</b> | S1 | S0 | Operation          |
|-----------|----|----|--------------------|
| 0         | 0  | 1  | R1 ← R0            |
| 0         | 1  | 1  | R1 ← R1 + R0<<1    |
| 1         | 0  | 1  | R1 ← R0<<1 + 1     |
| 1         | 1  | 1  | R1 ← R0 + 1        |
| Х         | Х  | 0  | R1 ← R0<<1 + R1<<1 |

در صورتی که از بیش از یک جمع کننده استفاده کنید تنها نصف نمره را خواهید گرفت. پاسخ: این سوال را می توان به راههای مختلف حل کرد، از جمله با یکی از دو روش زیر:



